1、“.....每个开关输出连接与指示灯光。当系统运行时,它可以通过调用实现分波段子功能。我们选择了个触发器同步控制器,因为触发器是在时钟上升沿触发,结束芯片时钟产生定时中断信号连接到被测信号,当闸门信号定时器打开,并输出个高水平,使时,在此刻,如果被测信号上升沿,输出很高水平,使两个计数器和计数器工作。显示部分是个字符式液晶显示器我们使用端口主控制芯片单作为行业标准接口控制器。该接口由个数据位,读写,寄存器选择和使能信号。考虑到字符数要显示和刷新速度等,位接口位采用这种设计模式。频率计系统硬件电路如图所示。图频率计系统硬件电路设计系统软件设计根据同步测量原则用户在芯片模块配置,本文给出系统主程序设计方案和主程序工作流程图,如图所示。图主程序流程图在芯号,它不仅关系到给定闸门时间和标准信号频率,因此等于在测量频段高精度测量信号可以实现......”。
2、“.....更高标准频率和相对误差较小。关于简介我们构建频率计硬件系统根据以上分析,考虑到该系统需要个定时器,个运算单元,两个柜台和许多数字模块电路和计数器位宽度比较大,所以我们选择赛普拉斯该系统核心组成部分。是基于位片上可编程系统哈佛结构微控制器,其芯片集成了个可编程数字阵列,个可编程模拟阵列和可编程和模块,因此它这是非常适合用于混合动力是个嵌入式系统模拟数字信号处理。此外,该系统提供了丰富时钟资源和最大时钟频率可以达到。它可满足设计对大多数嵌入式应用和内部要求结构如图所示。图系统内部结构框图是个最富有内部芯片在系列芯片资源,它具有个数字单位可配置为位定时器,计数器和等,并连接到所有管脚,它有个模拟单位可配置为位,位和,等等,个闪存程序存储器可擦除次,数据存储器可以作为模拟闪光系统串行编程和个灵活保护模式处理器时钟频率范围之间和......”。
3、“.....其工作电压为和之间它具有高速和低功耗特点消费。系统硬件设计方案模块电路设计中芯片公司提供了个图形为主综合性开发环境其产品和软件提供了两个工具,即系统级设计和芯片级设计。芯片级设计软件是基于用户模块配置和语言编程,设计人员可以创建自己设计项目简单,很快。设计选择是基于芯片级设计芯片硬件设计如图所示。图芯片内部模块图各种数字模块基本配置定时器落后是个位定时器,时钟是千赫,期限为,被比较寄存器值和中断触发条件是计数端点。被测信号计数器是个位二进制落后计数器,时钟是外部测量信号,使信号是由外部产生高层次同步控制器,期间最高值中断触发条件是比较值。系统参考信号计数器是个位二进制落后计数器计数器,时钟是双系统时钟,即,使信号所产生高层次外部同步控制器,期限为和中断触发条件是比较值。设计外围电路为了实现平等精密测量不同频段......”。
4、“.....即分段频率测量方法具体频段划分和闸门时间选择计划显示以下选项卡表所示。表测频误差分析频带开关是实现个简单位拨号开关,拨码开关端连接到个高层次,另端是连接到端口,每个开关输出连接与指示灯光。当系统运行时,它可以通过调用实现分波段子功能。我们选择了个触发器同步控制器,因为触发器是在时钟上升沿触发,结束芯片时钟产生定时中断信号连接到被测信号,当闸门信号定时器打开,并输出个高水平,使时,在此刻,如果被测信号上升沿,输出很高水平,使两个计数器和计数器工作。显示部分是个字符式液晶显示器我们使用端口主控制芯片单作为行业标准接口控制器。该接口由个数据位,读写,寄存器选择和使能信号。考虑到字符数要显示和刷新速度等,位接口位采用这种设计模式。频率计系统硬件电路如图所示......”。
5、“.....如图所示。图主程序流程图在芯位接口位采用这种设计模式。频率计系统硬件电路如图所示。图频率计系统硬件电路设计系统软件设计根据同步测量原则用户在芯片模块配置,本文给出系统主程序设计方案和主程序工作流程图,如图所示。图主程序流程图在芯片主要方案设计后,系统通电后,其内部启动引导文件。初始化包括语言全球系统方案,变量和中断矢量表,启动完成后,选择子程序来判断所选频段并进行参数配置定时器和计数器根据其相应参数,然后返回到主程序开始和两个计数器当计数器等待使能信号同步使能信号时,计数器开始计数输入信号,当它检测到中断标志主程序是,在两个计数值读柜台和呼叫频率计算函数来计算测量结果,从而获得测量值频率,终于在液晶显示屏上显示测量结果通过调用显示子程序。主程序主要代码如下......”。
6、“.....我们选择作为其核心组成部分,它体现了独特可编程系统灵活性和简洁性芯片设计,大大简化了设计流程并缩短系统开发周期。在此外,它还具有成本低,可扩展性优势,高可靠性等。参考文献,,,,号,它不仅关系到给定闸门时间和标准信号频率,因此等于在测量频段高精度测量信号可以实现。不再给定闸门时间,更高标准频率和相对误差较小。关于简介我们构建频率计硬件系统根据以上分析,考虑到该系统需要个定时器,个运算单元,两个柜台和许多数字模块电路和计数器位宽度比较大,所以我们选择赛普拉斯该系统核心组成部分。是基于位片上可编程系统哈佛结构微控制器,其芯片集成了个可编程数字阵列,个可编程模拟阵列和可编程和模块,因此它这是非常适合用于混合动力是个嵌入式系统模拟数字信号处理。此外,该系统提供了丰富时钟资源和最大时钟频率可以达到......”。
7、“.....图系统内部结构框图是个最富有内部芯片在系列芯片资源,它具有个数字单位可配置为位定时器,计数器和等,并连接到所有中文字出处毕业设计论文外文文献翻译毕业设计论文题目翻译题目基于同步频率测量数字频率计设计方法学院专业应用物理专业姓名班级学号指导教师基于同步频率测量数字频率计设计方法摘要本文介绍了种高精度设计方案数字频率计基础上同步频率测量方法。我们选择赛普拉斯作为其核心组成部分,整个设计是灵活简单,有极少数外围设备和高可靠性。同时,我们实现平等精度测量在不同频率范围信号分段频率测量方法。关键字同步频率测量方法高精度设计引言数字频率计是种常见测量不仅在般简单仪器,它可以被用来测量,而且在其他领域,如教学,科学研究和工业控制等精度和频率测量效率往往决定性能和仪器,仪表或受益工业控制系统......”。
8、“.....频率测量方法合理性。有两种常用频率测量方法,即频率测量方法和期限测量方法。频率测量方法是记录测得脉冲数信号,从而在个给定闸门时间。计数器被测信号频率,测量方法精度取决于闸门时间和计数计数器值,因此它是相对适合用于测量高频信号期测量方法是指测量个周期时间测得信号,然后得到它频率,测量精度取决于定时精度系统,因此它比较适合测量低频信号。精度由上述两种方法设计频率计不高信号,其测量结果精度频率也有所不同。同步频率测量方法,本文提出用于解决频率计精度问题,可以消除计数误差问题,从而限制了提高测量精度,从而大大提高频率准确性和性能测量。同步频率原理测量方法如图所示,同步基本原则频率测量方法如下同步被测信号和系统参考信号两个计数器和......”。
9、“.....为了实现两个柜台,个完整同步同步控制器是需要负责开幕式和闭幕式两个计数器同步。在为了提高计数精度,当门控信号由系统计时器被打开,两个计数器不开始紧接上升沿计数,直到测得信号。这就是说,事后控制信号出现时,第个脉冲上升边缘随后被测信号使两个计数器开始计数。后计时器给出了个关闸信号,两个计数器不立即停止上升沿计数,直到测量频率信号。在这种方式,系统连续波形如图所示。图使用同步频率连续波形测量方法在这里,是被测信号理论值频率测量,因为开始时间和停止测量上升沿触发计数时间信号,被测信号计数价值实际闸门时间没有计数值标准信号是个计数,频率测得信号如下替补公式进入相对误差计算公式,我们可以得到由此可以看出,从公式,相对误差测量频率与频率无关被测信号,它不仅关系到给定闸门时间和标准信号频率......”。
1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。
2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。
3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。