帮帮文库

返回

(终稿)【毕业设计论文】嵌入式系统设计师考试笔记.doc(最终版) (终稿)【毕业设计论文】嵌入式系统设计师考试笔记.doc(最终版)

格式:word 上传:2022-06-25 08:35:25

《(终稿)【毕业设计论文】嵌入式系统设计师考试笔记.doc(最终版)》修改意见稿

1、“.....总线的位宽越宽,总线每秒数据传输率越大,也就是总线带宽越宽。总线频率工作时钟频率以为单位,工作频率越高,则总线工作速度越快,也即总线带宽越宽。总线带宽总线位宽总线频率,单位是。常用总线总线总线总线总线总线和总线等。只有具有三态输出的设备才能够连接到数据总线上,常用的三态门为输出缓冲器。当总线上所接的负载超过总线的负载能力时,必须在总线和负载之间加接缓冲器或驱动器,最常用的是三态缓冲器,其作用是驱动和隔离。采用总线复用技术可以实现数据总线和地址总线的共用。但会带来两个问题需要增加外部电路对总线信号进行复用解耦,例如地址锁存器。总线速度相对非复用总线系统低。两类总线通信协议同步方式异步方式。对总线仲裁问题的解决是以优先级优先权的概念为基础。电平转换电路数字集成电路可以分为两大类双极型集成电路金属氧化物半导体。电路由于其静态功耗极低,工作速度较高,抗干扰能力较强,被广泛使用......”

2、“.....上拉电阻的取值由的高电平输出漏电流来决定,不同系列的应选用不同的值。可编程逻辑器件基础具体参见教程到页这方面的内容,从总体上有个概念性的认识应该就可以了。嵌入式系统中信息表示与运算基础进位计数制与转换这样比较简单,也应该掌握怎么样进行换算,有出题的可能。计算机中数的表示源码反码与补码。正数的反码与源码相同,负数的反码为该数的源码除符号位外按位取反。正数的补码与源码相同,负数的补码为该数的反码加。例如的源码反码补码定点表示法数的小数点的位置人为约定固定不变。浮点表示法数的小数点位置是浮动的,它由尾数部分和阶数部分组成。任意个二进制总可以写成。为尾数,为阶数。汉字表示法教程页,搞清楚中国标码和机内码的变换。件。电路中尽量配置只高质量的看门狗。电源的监视电路要对电源中断跌落浪涌和瞬态干扰有抵抗能力。四小结到这里......”

3、“.....后面有时间的话,继续嵌入式软件设计和系统体系设计方面的内容。前面的文章得到了不少朋友的评论,收到不少他们的来信。谢谢你们的支持,希望我的这些文章能帮到你们。嵌入式系统设计师考试笔记之嵌入式系统基础知识嵌入式系统的定义定义以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能可靠性成本体积功耗严格要求的专用计算机系统。嵌入式系统发展的个阶段无操作系统阶段简单操作系统阶段实时操作系统阶段面向阶段。知识产权核核具有知识产权的功能具体接口规范可在多个集成电路设计中重复使用的功能模块,是实现系统芯片的基本构件。核模块有行为结构和物理级不同程度的设计,对应描述功能行为的不同可以分为三类软核固核硬核。嵌入式系统的组成硬件层中间层系统软件层和应用软件层硬件层嵌入式微处理器存储器通用设备接口和接口......”

4、“.....存放的是最近段时间微处理器使用最多的程序代码和数据。它的主要目标是减小存储器给微处理器内核造成的存储器访问瓶颈,使处理速度更快。中间层也称为硬件抽象层或者板级支持包它将系统上层软件和底层硬件分离开来,使系统上层软件开发人员无需关系底层硬件的具体情况,根据层提供的接口开发即可。有两个特点硬件相关性和操作系统相关性。设计个完整的需要完成两部分工作嵌入式系统的硬件初始化和功能。片级初始化纯硬件的初始化过程,把嵌入式微处理器从上电的默认状态逐步设置成系统所要求的工作状态。板级初始化包含软硬件两部分在内的初始化过程,为随后的系统初始化和应用程序建立硬件和软件的运行环境。系统级初始化以软件为主的初始化过程,进行操作系统的初始化。设计硬件相关的设备驱动。系统软件层由文件系统网络系统及通用组件模块组成。是嵌入式应用软件的基础和开发平台。应用软件由基于实时系统开发的应用程序组成......”

5、“.....流水线的指标吞吐率单位时间里流水线处理机流出的结果数。如果流水线的子过程所用时间不样长,则吞吐率应为最长子过程的倒数。建立时间流水线开始工作到达最大吞吐率的时间。若个子过程所用时间样,均为,则建立时间。信息存储的字节顺序存储器单位字节位字长决定了微处理器的寻址能力,即虚拟地址空间的大小。位微处理器的虚拟地址空间位,即。小端字节顺序低字节在内存低地址处,高字节在内存高地址处。大端字节顺序高字节在内存低地址处,低字节在内存高地址处。网络设备的存储顺序问题取决于模型底层中的数据链路层。逻辑电路基础根据电路是否具有存储功能,将逻辑电路划分为组合逻辑电路和时序逻辑电路。组合逻辑电路电路在任时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等......”

6、“.....而且还与该时刻电路的状态有关。因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器和计数器等。真值表布尔代数摩根定律门电路的概念。教程页或非和与非的门电路称为全能门电路,可以实现任何种逻辑函数。译码器多输入多输出的组合逻辑网络。每输入个位的二进制代码,在个输出端中最多有个有效。当是,为全译码当时,为部分译码。由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动时,较多采用低电平驱动方式。液晶七段字符显示器利用液晶有外加电场和无外加电场时不同的光学特性来显示字符。时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种电平触发方式具有结构简单的有点,常用来组成暂存器。边沿触发方式具有很强的抗数据端干扰能力......”

7、“.....总线电路及信号驱动总线是各种信号线的集合,是嵌入式系统中各部件之间传送数据地址和控制信息的公共通路。在同时刻,每条通路线路上能够传输位二进制信号。按照总或确定的时间内完成系统功能和对外部或内部同步或异步时间做出响应的系统。区别通用系统般追求的是系统的平均响应时间和用户的使用方便而实时系统主要考虑的是在最坏情况下的系统行为。特点时间约束性可预测性可靠性与外部环境的交互性。硬实时强实时指应用的时间需求应能够得到完全满足,否则就造成重大安全事故,甚至造成重大的生命财产损失和生态破坏,如航天军事。软实时弱实时指些应用虽然提出了时间的要求,但实时任务偶尔违反这种需求对系统运行及环境不会造成严重影响,如监控系统实时信息采集系统。任务的约束包括时间约束资源约束执行顺序约束和性能约束。实时系统的调度调度给定组实时任务和系统资源,确定每个任务何时何地执行的整个过程......”

8、“.....如。优点是实时性好反应快,调度算法相对简单,可以保证高优先级任务的时间约束缺点是上下文切换多。非抢占式调度通常是按时间片分配的调度,不允许任务在执行期间被中断,任务旦占用处理器就必须执行完毕或自愿放弃,如。优点是上下文切换少缺点是处理器有效资源利用率低,可调度性不好。静态表驱动策略系统在运行前根据各任务的时间约束及关联关系,采用种搜索策略生成张运行时刻表,指明各任务的起始运行时刻及运行时间。优先级驱动策略按照任务优先级的高低确定任务的执行顺序。实时任务分类周期任务偶发任务非周期任务。实时系统的通用结构模型数据采集任务实现传感器数据的采集,数据处理任务处理采集的数据并将加工后的数据送到执行机构管理任务控制机构执行。嵌入式微处理器体系结构冯诺依曼结构程序和数据共用个存储空间,程序指令存储地址和数据存储地址指向同个存储器的不同物理位置,采用单的地址及数据总线,程序和数据的宽度相同......”

9、“.....每个存储器独立编址独立访问,是种将程序存储和数据存储分开的存储器结构。例如„与的特点比较参照教程页。计算机执行程序所需要的时间可以用下面公式计算高级语言程序编译后在机器上运行的指令数。为执行每条指令所需要的平均周期数。每个机器周期的时间。流水线的思想电路图上的地线表示电路中的零电位,并用作电路中其他各点的公共参考点,在实际电路中由于地线阻抗的存在,必然会带来共阻干扰,因此,在布线是,不能将具有地线符号的点随便连接在起,这可能引起有害的耦合而影响电路的正常工作。设计中的可靠性知识地线设计在电子设备中,接地是控制干扰的重要方法。正确选择单点接地与多点接地。在低频电路中工作频率小于,采用点接地。在高频电路中工作频率大于,采用就近多点接地。将数字电路与模拟电路分开,两者地线不要相混。分别与电源端地线相连。尽量加粗地线。若地线很细......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(1)
1 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(2)
2 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(3)
3 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(4)
4 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(5)
5 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(6)
6 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(7)
7 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(8)
8 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(9)
9 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(10)
10 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(11)
11 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(12)
12 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(13)
13 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(14)
14 页 / 共 42
【毕业设计】嵌入式系统设计师考试笔记.doc预览图(15)
15 页 / 共 42
预览结束,还剩 27 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档