帮帮文库

返回

28【毕业设计】基于FPGA串口通信系统的设计与开发.doc免费在线阅读 28【毕业设计】基于FPGA串口通信系统的设计与开发.doc免费在线阅读

格式:word 上传:2022-06-24 22:25:26

《28【毕业设计】基于FPGA串口通信系统的设计与开发.doc免费在线阅读》修改意见稿

1、“.....控制逻辑使移位 寄存器的工作模式为波特率模式,以准备数据接收,其次移位寄存器在波特率时钟的驱 动下工作,不断的读取串行总线上的输入数据,位位的接收,并且将数据 保存到内部的数据寄存器内。然后在进行串并转换,在通过内部数据总线传送到数 据缓存器,最后被内部采用。 发送过程当要发送数据出去时,先把要发送的内部数据存储到数据缓存 器,传送到数据寄存器,然后进行串并转换。模块内部会重置波特率发生器控制 逻辑控制移位寄存器进入串行发中断资源而不同,逻辑可以并行执行,可以同时处理不同任务,这就导 致了工作更有效率。 有大量软核,可以方便进行二次开发 甚至包含单片机和软核,并且于丰富的 资源,可以很容易用不同连接各外设。 内部程序并行运行,有处理更复杂功能的能力 单片机程序是串行执行的,执行完条才能执行下条,在处理突发事件时只能调 用有限的。 管脚多......”

2、“.....而动辄有数百个口,可以方便连接外设。比如个系 统有多路,单片机要进行仔细的资源分配,总线隔离,而由 于在些场合选它而不是单片机的优势 运行速度快 内部集成锁项环,可以把外部时钟倍频,核心频率可以到几百,而单片机 运行速度低的多。在高速场合,单片机无法代替编程器即 可。当需要修改功能时,只需换片即可。这样,同片,不同的 编程数据,可以产生不同的电路功能。因此,的使用非常灵活。当然存在中数据读入片内编程中,配置完成后, 进入工作状态。掉电后,恢复成白片,内部逻辑关系消失,因此,能够反复 使用。的编程无须专用的编程器,只须用通用的 当加电时,芯片将的程序来设置其工作状态的,因此,工作时需 要对片内的进行编程。用户可以根据不同的配置模式,采用不同的编程方式。小的器件之。 采用高速工艺,功耗低,可以与电平兼容。 可以说......”

3、“..... 是由存放在片内中投片生产,就能得到合用的芯片。 可做其它全定制或半定制电路的中试样片。 内部有丰富的触发器和引脚。 是电路中设计周期最短开发费用最低风险最输出输入模块 和内部连线三个部分。的基本特点主要有 采用设计电路,用户不需要上完成的,然后将设计转移到个类似于的芯片上。 采用了逻辑单元阵列这样个概念,内部包括 可配置逻辑模块有很多的优点比如可以快速成品,可以被修改来 改正程序中的和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的 。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的 品的逻辑块和 连接可以按照设计者而改变,所以可以完成所需要的逻辑功能。 般来说比专用集成芯片的速度要慢,无法完成复杂的设计, 而且消耗更多的电能。但是他们也忆元件例如触发器或者其他更加完 整的记忆块......”

4、“..... 就好像个电路试验板被放在了个芯片里。个出厂后的成主 流。这些可编辑元件可以被用来实现些基本的逻辑门电路比如 或者更复杂些的组合功能比如解码器或数学方程式。在大多数的里 面,这些可编辑的元件里也包含记克服了原有可编程器件门电 路数有限的缺点。 目前以硬件描述语言或所完成的电路设计,可以经过简单 的综合与布局,快速的烧录至上进行测试,是现代设计验证的技术主克服了原有可编程器件门电 路数有限的缺点。 目前以硬件描述语言或所完成的电路设计,可以经过简单 的综合与布局,快速的烧录至上进行测试,是现代设计验证的技术主 流。这些可编辑元件可以被用来实现些基本的逻辑门电路比如 或者更复杂些的组合功能比如解码器或数学方程式。在大多数的里 面,这些可编辑的元件里也包含记忆元件例如触发器或者其他更加完 整的记忆块......”

5、“..... 就好像个电路试验板被放在了个芯片里。个出厂后的成品的逻辑块和 连接可以按照设计者而改变,所以可以完成所需要的逻辑功能。 般来说比专用集成芯片的速度要慢,无法完成复杂的设计, 而且消耗更多的电能。但是他们也有很多的优点比如可以快速成品,可以被修改来 改正程序中的和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的 。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的 上完成的,然后将设计转移到个类似于的芯片上。 采用了逻辑单元阵列这样个概念,内部包括 可配置逻辑模块输出输入模块 和内部连线三个部分。的基本特点主要有 采用设计电路,用户不需要投片生产,就能得到合用的芯片。 可做其它全定制或半定制电路的中试样片。 内部有丰富的触发器和引脚。 是电路中设计周期最短开发费用最低风险最小的器件之。 采用高速工艺......”

6、“.....可以与电平兼容。 可以说,芯片是小批量系统提高系统集成度可靠性的最佳选择之。 是由存放在片内中的程序来设置其工作状态的,因此,工作时需 要对片内的进行编程。用户可以根据不同的配置模式,采用不同的编程方式。 当加电时,芯片将中数据读入片内编程中,配置完成后, 进入工作状态。掉电后,恢复成白片,内部逻辑关系消失,因此,能够反复 使用。的编程无须专用的编程器,只须用通用的编程器即 可。当需要修改功能时,只需换片即可。这样,同片,不同的 编程数据,可以产生不同的电路功能。因此,的使用非常灵活。当然存在 于在些场合选它而不是单片机的优势 运行速度快 内部集成锁项环,可以把外部时钟倍频,核心频率可以到几百,而单片机 运行速度低的多。在高速场合,单片机无法代替。 管脚多,容易实现大规模系统 单片机口有限,而动辄有数百个口,可以方便连接外设。比如个系 统有多路......”

7、“.....总线隔离,而由于丰富的 资源,可以很容易用不同连接各外设。 内部程序并行运行,有处理更复杂功能的能力 单片机程序是串行执行的,执行完条才能执行下条,在处理突发事件时只能调 用有限的中断资源而不同,逻辑可以并行执行,可以同时处理不同任务,这就导 致了工作更有效率。 有大量软核,可以方便进行二次开发 甚至包含单片机和软核,并且数仅受自身限制,所以 又是单片机和的超集,也就是说,单片机和能实现的功能,般都能实 现。 是种硬件描述语言,是种 以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图逻辑 表达式,还可以表示数字逻辑系统所完成的逻辑功能。是目前世界上最流 行的两种硬件描述语言之,是在世纪年代中期开发出来的。 这种硬件描述语言被用于从算法级门级到开关级的多种抽象设计层次 的数字系统建模......”

8、“.....数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 语言具有下述描述能力设计的行为特性设计的数据流特性设计的结构组成以 及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同种建模语 言。此外,通信过程中,并没有个时钟信号从发送端传输到接收端,因此,这个协议被称为异步 方式。 由于没有共享时钟信号,因此在进行数据传输之前,收发双方必须协商好个数据 传输的波特率,也就是说,接收端应该知道发送端发送数据的波特率相应的发 送端也需要知道接收端的波特率。在大多数情况下,发送数据和接受数据的波特率是 相同的。发送端按照低位在前,高位在后的顺序移位输出数据。旦在初始化过 程中,双方协商好了通信的波特率,收发双方的内部时钟都设定在同波特率但时钟 的相位不同。在个包传输开始......”

9、“..... 这样接收端就可以在每位的中心位置对数据位进行采样,保证数据传输的正确性。 本设计以为基础来实现异步通信,而模块就为本设计关键所在,如图 所示,该模块主要有串行发送器接收器以及波特率发生器三个模块组成。 波特率发生器模块在异步通信中,发送方和接受方必须保持相同的波特率才能实现 正确的数据传送。在本设计中,由于传输必定是工作在种波特率下,为了便 于和总线进行同步,需要产生符合传输波特率的时钟。 图系统框图 本设计完整的工作流程可以间单的分为数据接收过程和发送过程两部分。 接收过程当模块检测到有新数据总线传输线的起始位就会触 发接收流程。首先模块内部会重置波特率发生器和移位寄存器,控制逻辑使移位 寄存器的工作模式为波特率模式,以准备数据接收,其次移位寄存器在波特率时钟的驱 动下工作,不断的读取串行总线上的输入数据,位位的接收......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(1)
1 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(2)
2 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(3)
3 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(4)
4 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(5)
5 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(6)
6 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(7)
7 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(8)
8 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(9)
9 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(10)
10 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(11)
11 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(12)
12 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(13)
13 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(14)
14 页 / 共 42
【毕业设计】基于FPGA串口通信系统的设计与开发.doc预览图(15)
15 页 / 共 42
预览结束,还剩 27 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档