帮帮文库

返回

毕业设计数字钟的设计设计(1) 毕业设计数字钟的设计设计(1)

格式:word 上传:2022-06-26 00:08:04

《毕业设计数字钟的设计设计(1)》修改意见稿

1、“.....拨动开关,计数器能继续正常工作。图方案三用单刀双掷开关实现图方案四带有消抖动电路的校正电路图方案五用中规模集成电路实现是用中规模集成电路实现的标准网络,它包括校时和校分电路。当时,正常计数当时,实现校时当时,实现校分当时,计数电路无信号输入,处于保持状态。在课程设计中可以省去校秒电路,对秒位不作要求。但要求在校时的同时,分计数电路正常工作而在校分时,秒计数电路处于置状态。图整点报时电路要求仿真合作整点报时,即在差秒时为整点时开始产生每隔秒鸣叫次的响声,声音共次,每次持续秒。前五声为低音左右,后声为高音左右......”

2、“.....可采用声低音声高音的整点报时,或采用音乐整点报时。本设计推荐采用音乐整点报时电路。方案音乐整点报时电路图音乐整点报时电路方案二用门电路构成当分和秒计数器计到分秒时,分十位,分个位,秒十位,秒个位,从分秒到分秒分秒,只有秒个位在计数,最后到整点时全部置,从图中可以看出在分秒到分秒,门的输入全为高电平,门输入除秒个位外也是高电平,那么当秒个位时门输出高电平,这个时间正对应是秒秒秒秒秒。在这几个时间上,的振荡信号可以通过门,再经过门送出音响电路,发出五次音响。而当时间达到整点时,门输出为,的信号不能通过门。此刻在分十位有个反馈归零信号......”

3、“.....这时振荡信号可以通过门,再经门,送入音响电路,在整点时,报出最后响。触发器的状态保持时间后被秒个位作用回到零,整个电路结束报时。报时所需的和信号可以从分频电路中取出,频率分别为和。图方案三利用和蜂鸣器连接成整点报时电路图图说明当时间在分秒到分秒期间时分十位分个位和秒十位均保持不变,分别为,和因此,可以将分计数器十位的和,个位的和及秒计数器十位的和相与,从而产生报时控制信号......”

4、“.....要认真地解决他们之间的连接,以保证单元电路在电平上时序上协调致,在电气性能上应该相互匹配,保证各部分逻辑功能得以实现并稳定工作。时钟源与计数器及校时电路之间的连接时钟源提供的信号送至秒个位计数器的输入端时钟源提供的信号同时送至校分电路和校时电路的校准输入端。计数器与计数器之间的连接将秒计数器的清零信号送至校分电路的正常输入端作为六十进制计数电路方案实现六十进制计数可选用系经门电路或触发器译码,反馈产生复位脉冲,使计数器清零,然后重新进行下个循环。分秒计数电路是六十进制计数器,般采用两只十进制计数器......”

5、“.....即当端第六计数。其中秒分计数均为六十进制,时为十二或二十四进制。由于集成电路的发展,人们不再用触发器去设计这些计数电路,而是使用中规模计数器,采用反馈归零的方法去实现,即当计数状态达到所需模值后,的阐述。方案二用两只实现次分频方案三用两只实现次分频方案四用实现次分频图图计数电路经过分频器得到的的秒脉冲信号被送到计时电路,计时电路由六级计数器构成。完成时分秒同学们提供了大致的框图和集成电路器件的结构,同学们可根据上面的范例以及教材上的有关分频器的介绍,结合自己掌握的知识,积极发挥主观能动性......”

6、“.....进行有目的查询,本书在此不作详尽此需对它进行次分频。分频电路如果采用集成电路,可选用或,如果采用集成电路,可选用或,它们的大概框图见图图。方案用两只实现次分频图图图图以下几个方案只是给波经门缓冲整形后输出矩形波。是与石英晶体串联的微调电容,可以对振荡频率作微量调整。图石英晶体振荡器分频电路石英晶体振荡器产生的的时间标准信号,并不能用来直接计时,要把它分成频率为的秒信号,因门输出的波形为近似正弦波......”

7、“.....得到的正弦振荡,门用于整形。为反馈电阻,其作用是为反相器提供偏置,使其工作于放大状态,是温度特性校正电容,般取,电容中频微调电容,取,电容与晶体共构成网络,完成正反馈选频这将使振荡器的耦电量增大,分频电路的级数也要增加,因此般选取石英晶体频率为或,这样也便于分频得到的信号。振荡电路如图所示。数码管实现。校时电路为使数字钟的走时与标准时间致,校时电路必不可少。本设计只要求校小时校分钟,故可采用开关控制校时方法,直接刚秒脉冲对时分计数器进行校时操作。整点报时为使数字钟在整点报时并有乐感,可设计音乐呜响电路......”

8、“.....如上分析,数字钟总体方案已明确可画出框图如图所示。图数字钟方案框图功能部件的分割和实施在已确定的数字钟总体方案基础上,设计进入分割功能部件及实施。单元电路的设计选择集成电路的类型,确定单元电路的形式。由于器件的类型和性能各不相同,需用器件的数量和连接形式也就不样,所以应将不同的方案进行比较,选择使用器件少,成本低廉,性能可靠,易于实现的方案,中大规模专用集成电路不断涌现。在设计时,应尽量选用新型中大规模集成电路。关于数字逻辑电路的设计的各种元器件的结构性能请参考附录及其它书籍和文献......”

9、“.....这些都是数字电路中应用最广泛的基本电路。逻辑框图如图所示,石英晶体振荡器产生的脉冲信号送到分频器,分频器将振荡器输出的脉冲信号分成每秒次的方波作为秒脉冲,秒脉冲信号送入计数器进行计数,并把累计的结果通过译码以时分秒的十进制计数数数字显示出来。秒分计数均由两级计数器组成的六十进制计数电路实现。时计数由两级计数器组成的十二或二十四进制计数电路来实现。所有计数结果由对应的译码器和或数码管显示出来。数字钟是采用数字电路实现对时分秒数字显示的计时装置。由于采用石英技术,使其走时精度高,稳定性能好......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
【毕业设计】数字钟的设计设计.doc预览图(1)
1 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(2)
2 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(3)
3 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(4)
4 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(5)
5 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(6)
6 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(7)
7 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(8)
8 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(9)
9 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(10)
10 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(11)
11 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(12)
12 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(13)
13 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(14)
14 页 / 共 21
【毕业设计】数字钟的设计设计.doc预览图(15)
15 页 / 共 21
预览结束,还剩 6 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档