帮帮文库

返回

毕业设计基于FPGA的等进度数字频率计设计方案(7) 毕业设计基于FPGA的等进度数字频率计设计方案(7)

格式:word 上传:2022-06-26 00:07:06

《毕业设计基于FPGA的等进度数字频率计设计方案(7)》修改意见稿

1、“.....所得到的方波并不理想不能被准确测量,连续用三个施密特除法器组合使用时,得到比较理想的方波信号,可以被准确测量。利用进行波的整形时优点是免去了复杂的外部电路,使得总体电路变得清晰明了。图封装图本章小结本章主要介绍了显示部分的单片机程序设计和硬件电路设计,并且介绍了利用进行波的整形。在于进行连接前,编写简单的显示验证程序写入单片机,灯正常显示。并利用示波器对所整形的波形进行观察,得到较为理想的方波,其中各个芯片的电源和均由开发板引出。结果证明此硬件电路板设计可靠。第章总体设计验证本章主要介绍硬件调验证......”

2、“.....并加以改进。调节信号发生器,发出三角波,峰峰值为,加上直流电平,使得信号大于。分别发出级和级的的信号。通过探针输入到的个输入端,经过集成的三个施密特除法器,输出到的被测量信号端口。如图,所示。图实验验证从图看出,信号发生器发出信号的频率是,测得的频是。图实验验证二从图看出,信号发生器发出信号的频率是,测得的频率是。调试验证过程中出现的问题和改进方案问题连线没有,但单片机上电时却没能正确显示。解决方案通过万用表检测,发现个别段选信号电平不正确,是由于些管脚松动造成的,补些焊锡得以解决......”

3、“.....解决方案当输入的被测信号不是较为理想的方波时,便会产生此现象。起初利用个施密特触发器,通过示波器检测,发现所得方波并不理想,通过连续使用三个上集成的施密特触发器才得到较为理想的方波。问题三灯亮度不够解决方案限流电阻过大,减小限流电阻参数值。结论能够实现从,的频率测,基本完成课题要求。计数器设计在使用软件输入语言进行逻辑功能描述,在语言中许多语句例如语句块,语句块,延时语句,等许多语句是不能被综合的,在编写源程序是并不会出现语法,而且在综合前仿真,仿真出的时序逻辑图都是非常理想的,但综合后仿真,这出现了逻辑混乱......”

4、“.....除法器设计即现场可编程逻辑门阵列,有着强大的逻辑处理功能,然而对于数据运算处理却比较弱,除法同样也是不能被综合器综合的,因此要编写源程序实现除法运算。此除法器利用的是最基本的除法算法,即利用减法来做除法运算。优点是算法原理简单容易用编程实现,但缺点运算效率低。整形电路试着通过用语言来编写过零比较器,直接用来做信号整形,但由于的口输入输出的都是逻辑高低电平,而不能识别模拟输入信号,因此在做信号整形时必须先通过转换,因其测量精度随着被测信号的频率改变,测量的精度也改变......”

5、“.....而等精度频率计不但具有较高时间测量,速度测量,速度控制等,都涉及到频率测量。频率信号抗干扰性强,易于传输,可以获得较高的测量精度,所以测量频率的方法的研究越来越受的重视。随着科技发展,人们对频率测量的进度要求越来越高,在此基础期间,特定周期的窄脉冲才能通过主门,从而进入计数器进行计数,计数器的显示电路则用来显示被测信号的频率值,内部控制电路则用来完成各种测量功能之间的切换并实现测量设置。在工程测量中不少物理量的测量,如制电路。在个测量周期过程中......”

6、“.....送到主门的个输入端。主门的另外个输入端为时基电路产生电路产生的闸门脉冲。在闸门脉冲开启主门的种专门对被测信号频率进行测量的电子测量仪器。其最基本的工作原理为当被测信号在特定时间段内的周期个数为时,则被测信号的频率。频率计主要由四个部分构成时基电路输入电路计数显示电路以及控计被用来对各种电子测量设备的本地振荡器进行校准。在无线通讯测试中,频率计既可以被用来对无线通讯基站的主时钟进行校准,还可以被用来对无线电台的跳频信号和频率调制信号进行分析。频率计又称为频率计数器,是范围。在传统的生产制造企业中......”

7、“.....频率计能够快速的捕捉到晶体振荡器输出频率的变化,用户通过使用频率计能够迅速的发现有故障的晶振产品,确保产品质量。在计量实验室中,频率误差较大。频谱仪可以准确的测量频率并显示被测信号的频谱,但测量速度较慢,无法实时快......”

8、“.....通过硬件描述语言的设计,用现场可编程门阵列来实现小型电子设备的设计,是开发仪器仪表的主流。据统计,目前发达国家在电子产品开发中工具的利用率已达,而大部分已采用硬件描述语言设计。由于已成为标准,目前的工具可以使系统的行为功能算法用描述直接生成器件,使设计者将精力集中于设计构思......”

9、“.....同时也利于设计的分解交流和重用。目前最主要的方法是基于单片机和或利用技术设计实现等精度频率测量,这使设计过程大大简化,缩短了开发周期,减小了电路系统的体积,同时也有利于保证频率计较高的精度和较好的可靠性。而实现等精度的算法主要是,在计数法和测周期法基础上发展起来的新型等精度频率测量算法,主要原理是预置闸门信号频率时随着被测信号频率的改变而改变,从而实现了等进度的测量。目前,市场上的频率计厂家可分为三类中国大陆厂家中国台湾厂家欧美厂家。其中,欧美频率计厂家所占有的市场份额最大。欧美频率计厂家主要有和科技......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(1)
1 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(2)
2 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(3)
3 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(4)
4 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(5)
5 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(6)
6 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(7)
7 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(8)
8 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(9)
9 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(10)
10 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(11)
11 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(12)
12 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(13)
13 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(14)
14 页 / 共 43
【毕业设计】基于FPGA的等进度数字频率计设计方案.docx预览图(15)
15 页 / 共 43
预览结束,还剩 28 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档