帮帮文库

返回

基于FPGA IP核的FFT设计与实现 基于FPGA IP核的FFT设计与实现

格式:word 上传:2022-06-25 18:54:09

《基于FPGA IP核的FFT设计与实现》修改意见稿

1、“.....手册等应用要点,包括该使用的具体的例子,可配置特性等。对需要软件支持的,还应该提供相应的嵌入式软件信息。集成集成面临着系列的挑战。在现实的市场上,很少的模块是可以立刻重复使用的,因为许多在设计之初都是针对特定的应用,而很少考虑到要与外来电路搭配使用。模块本身的缺陷给集成带来的系列问题有模块的接口不能够和系统芯片定义的片上总线很好地匹配,模块提供的验证模型如等很难集成到的验证环境,模块提供的技术文档不完善,模块提供的技术支持不充分不及时等。这些问题的关键在于的定义没有个通用的接口标准,这是因为芯片实现的功能千差万别......”

2、“.....即使同样功能的模块在速度面积功耗对外接口等方面也表现各异。国际上,些大公司的解决办法是逐步定义公司内部甚至是几个公司间通用的片上总线标准,这方面最著名的是国际上的组织。些专业公司的解决办法是建立单的开发平台,专注于个的应用领域提供不断完善的模块和设计服务。我们认为,成功的集成必须解决好以下问题。集成的般考虑首先,在系统结构设计做好模块划分时,必须考虑好系统芯片采用什么样的片上总线结构,确定哪些模块是可以来自于库,哪些模块需要购买,模块的对接需要增加哪些连接性设计。哪些模块需要从头开始设计。其次,模块间的接口协议要尽可能简单......”

3、“.....个常用的设计技巧就是在数据传送的接口建立申请和应答机制。这虽然会造成芯片在时序面积功耗等方面的损耗,但对于加快系统芯片的上市速度大大有利。第三,要注意积累和集成的经验。旦成功地集成了个到个系统设计,设计组会对该的接口特性非常熟悉。这时候就应该进步完善该,使之对下个设计的可重用性更好,并逐步建立系列的衍生模块同时,把集成该的经验教训及时记录下来形成技术文档,这将对下个集成者大大有利。第四,如果是对应的集成,还必须在时钟分布,关键路径的走线,电源地线的走线,模块支持的测试结构等方面考虑与系统芯片保持致......”

4、“.....构造以功能组装为基础的芯片开发模型。片上总线技术是集成的关键技术。片上总线技术包括两个方面,是选用国际上公开通用的总线结构,二是根据特定领域开发的需要自主开发片上总线。国际上比较成熟的总线结构有总线公司的总线公司提出的等。片上总线的开发我们还不熟悉,需要进步跟踪和探讨。值得注意的是在确定片上总线结构时,并不排斥在模块内部做些接口转换的设计,问题是这种设计的内容要尽可能简单。模块的评估与选择的评估是指通过个完整的来系统地检查设计。评测分为系统设计编码综合和验证等不同部分进行......”

5、“.....这样在评测之后,就可以直观地看出整个设计的可重用性和分别在每部分上的得失。它有助于设计者和管理者了解个设计的可重用程度,以帮助体系结构的设计工程师针对性能规模成本和功耗等不同方面来评估模块。目前业界比较具有影响力的评测标准是由和联合开发推行的基于的评测标准。选择模块时首要考虑的因素是与目标系统的配合程度。般说来,在进行集成之前,最好选择那些无需修改的模块。但是如今的大多数情况是设计人员在获得了模块后必须进行修改,修改的范围包括各个设计层次上的模型。这种修改会耗费大量的时间和资源,不仅会耽误产品的研发进度,还会给整个设计流程引入风险......”

6、“.....虽然种程度的修改是不可避免的,但是如果设计人员能够牺牲点芯片面积或功能来换取尽可能少地修改模块,那么情况就会有所改善。即使些模块的功能可能超过了系统的需求,但是为了尽量少地进行的修改,我们也应该在些不太重要的功能上做出妥协,以便直接使用些我们需要的功能模块。选择模块时必须考虑的另外个重要因素是评估模块的品质集成的方便程度和可重用性,并考虑提供者所能提供的技术支持程度等。如使用手册的内容是否详尽完备是否提供完整的设计和验证环境,是否有成功集成的先例,接口定义标准的遵从程度未来发展升级的可能性获取授权的效率以及合作厂商的可信赖程度等......”

7、“.....它只是用来计算的快速算法,所以它是以为基础的。本课题采用的是基算法实现的,所以会详细介绍基算法。基算法是目前应用最为广泛的种算法,并且得到了很好的实际效果。基算法长度为的有限长序列的的表达式为在般情况下是为复数序列的。如果直接按式计算值,那么对于个值而言,需要次复数乘法和次复数加法。那么对于个值,共需要次复数乘法以及次复数加法运算。当时,。从上面的说明中可以看出,点的乘法和加法运算次数均与成正比。当较大时,运算量是十分庞大的。如果取,那么将达到......”

8、“.....所以要想使得在各种科学和工程计算中得到广泛的应用就必须想办法减少其运算量。在前面已经讲到,点的复乘次数等于。其实个点可以看做是由几个较短的组成的。基于这思想,可以将点分解为几个较短的,这样来乘法次数将大大减少,能够非常明显地降低的运算量。此外,旋转因子具有明显的周期性和对称性。其周期性表现为其对称性表现为不断的把长序列的分解成几个短序列的,并且利用的周期性和对称性来减少的运算次数,这就是算法的基本思想。比较常用的算法有基和基两种。基中的基指的是,即有限长序列的长度要到等于的整数次幂。下面就以点的为例详细分析基算法......”

9、“.....由于这两种算法的基本原理是相同的,所以下面主要介绍算法。本课题采用的就是这算法。设序列的长度为,并且有以下的条件成立,为自然数和是按的奇偶性分解成的两个点的子序列,如下式所示,,那么的为由于所以,其中和分别为和的点,即又由于和都是以为周期,且所以又可以表示为如下所示的表达式,,这样个点的就被拆分成为了两个点的......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
基于FPGA IP核的FFT设计与实现.doc预览图(1)
1 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(2)
2 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(3)
3 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(4)
4 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(5)
5 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(6)
6 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(7)
7 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(8)
8 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(9)
9 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(10)
10 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(11)
11 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(12)
12 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(13)
13 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(14)
14 页 / 共 53
基于FPGA IP核的FFT设计与实现.doc预览图(15)
15 页 / 共 53
预览结束,还剩 38 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档