不变。第四行表示为高电平时输出为高组态。三图引脚输入输出脚二进制置位输入脚使能端脚五进制置位输入脚输出脚输出脚使能端脚接地端脚输出端脚输出端脚二进制时钟信号脚五进制时钟信号脚二进制复位输入脚五进制复位输入脚接电源表功能表四显示译码器现在的许多电器设备上都有显示十进制字符的字符显示器,以直观的显示出电器设备的运行数据。目前广泛使用的字符显示器是七段字符显示器,或称七段数码管。常见的七段数码管有液晶显示数码逻辑功能是将输入的码转化成驱动发光的高低电平信号,驱动显示出不同的十进制数字符,下面来讨论显示译码器的组成。有图所示的共阴极电路,还有共阳极电路,常用的数码显示器有,等。图七段数字显示器发光段组要驱动正常的显示十进制数的十个字符,前面必须接个显示译码器。显示译码器可实现的管和半导体数码管两种。半导体数码管是由七段发光二极管组成,简称。图是的引脚及其等效电路。图的引脚及其等效电路。产品的种类繁多,功能表四显示译码器现在的许多电器设备上都有显示十进制字符的字符显示器,以直观的显示出电器设备的运行数据。目前广泛使用的字符显示器是七段字符显示器,或称七段数码管。常见的七段数码管有液晶显示数码置位输入脚使能端脚五进制置位输入脚输出脚输出脚使能端脚接地端脚输出端脚输出端脚二进制时钟信号脚五进制时钟信号脚二进制复位输入脚五进制复位输入脚接电源表高电平时,随变化,第三行表示和都为低电平保持原状态不变。第四行表示为高电平时输出为高组态。三图引脚输入输出脚二进制时个输出均呈高阻态,是锁存器的锁存控制输入端。下降沿锁存数据并低电平保持,高电不锁存,输入数据直达输出端。每个锁存器只有个同相输出没有互补输出。表功能表表中第行表示在为低电平为当时,不影响电路状态。由变时将数据锁定并保持。直到由变回。图的引脚图是种典型的位锁存器,是三态输出控制,低电平有效。即此端加低电平时输入数据能达到输出端,加高电平出。原来的状态不改变。其二是当由变时。门的两输入均为,则输出,使。无论是还是也不改变原来的状态。综合上述分析,可看出时电路不锁存数据,相当于缓冲器。,被封锁,输出,被封锁输出。输出,和是数据互补。当由变时,分两种情况讨论是当由变时,被封锁,由于两个输入都为,其输出为。门也被封锁。门的输冲,输出时,计数器立即返回状态,从而实现的计数功能。二锁存器的原理图如下图图锁存器的原理图是锁存器信号的输入端,是数据输入端和是数据互补输出端。当时计数变时,可使构成模计数器进行计数,总模数为。实现模计数器将的直接和复位端相连,计数器的初态为,当计数脉冲,则端是模计数,若在端输入脉冲,则由构成的计数器实现异步模计数。在同时满足的情况下,把连至,于是,模计数器的由输入输出异步清。异步置只要,就可实现全且确切,即异步置。表的功能表实现模计数器在同时满足的情况下,可在下降沿作用下实现加法计数。若在端输入脉下图所示图的引脚图个下降沿触发的触发器,形成模计数器个下降沿触发的触发器,组成的异步模加法计数器异步清只要就可使,即,输出由端引出即得五进制计数器如果将与相连,计数脉冲由输入,输出由引出,即得码十进制计数器。因此,又称此电路为二五十进制计数器。的引脚图功能表如进制的。芯片简介是种较为典型的异步十进制计数器。它由个位二进制和个异步五进制计数器组成。如果计数脉冲由端输入,输出由端引出,即得二进制计数器如果计数脉冲端输入,进制的。芯片简介是种较为典型的异步十进制计数器。它由个位二进制和个异步五进制计数器组成。如果计数脉冲由端输入,输出由端引出,即得二进制计数器如果计数脉冲端输入,输出由端引出即得五进制计数器如果将与相连,计数脉冲由输入,输出由引出,即得码十进制计数器。因此,又称此电路为二五十进制计数器。的引脚图功能表如下图所示图的引脚图个下降沿触发的触发器,形成模计数器个下降沿触发的触发器,组成的异步模加法计数器异步清只要就可使,即异步清。异步置只要,就可实现全且确切,即异步置。表的功能表实现模计数器在同时满足的情况下,可在下降沿作用下实现加法计数。若在端输入脉冲,则端是模计数,若在端输入脉冲,则由构成的计数器实现异步模计数。在同时满足的情况下,把连至,于是,模计数器的由输入输出计数变时,可使构成模计数器进行计数,总模数为。实现模计数器将的直接和复位端相连,计数器的初态为,当计数脉冲,输出时,计数器立即返回状态,从而实现的计数功能。二锁存器的原理图如下图图锁存器的原理图是锁存器信号的输入端,是数据输入端和是数据互补输出端。当时,被封锁,输出,被封锁输出。输出,和是数据互补。当由变时,分两种情况讨论是当由变时,被封锁,由于两个输入都为,其输出为。门也被封锁。门的输出。原来的状态不改变。其二是当由变时。门的两输入均为,则输出,使。无论是还是也不改变原来的状态。综合上述分析,可看出时电路不锁存数据,相当于缓冲器。当时,不影响电路状态。由变时将数据锁定并保持。直到由变回。图的引脚图是种典型的位锁存器,是三态输出控制,低电平有效。即此端加低电平时输入数据能达到输出端,加高电平时个输出均呈高阻态,是锁存器的锁存控制输入端。下降沿锁存数据并低电平保持,高电不锁存,输入数据直达输出端。每个锁存器只有个同相输出没有互补输出。表功能表表中第行表示在为低电平为高电平时,随变化,第三行表示和都为低电平保持原状态不变。第四行表示为高电平时输出为高组态。三图引脚输入输出脚二进制置位输入脚使能端脚五进制置位输入脚输出脚输出脚使能端脚接地端脚输出端脚输出端脚二进制时钟信号脚五进制时钟信号脚二进制复位输入脚五进制复位输入脚接电源表功能表四显示译码器现在的许多电器设备上都有显示十进制字符的字符显示器,以直观的显示出电器设备的运行数据。目前广泛使用的字符显示器是七段字符显示器,或称七段数码管。常见的七段数码管有液晶显示数码管和半导体数码管两种。半导体数码管是由七段发光二极管组成,简称。图是的引脚及其等效电路。图的引脚及其等效电路。产品的种类繁多,有图所示的共阴极电路,还有共阳极电路,常用的数码显示器有,等。图七段数字显示器发光段组要驱动正常的显示十进制数的十个字符,前面必须接个显示译码器。显示译码器可实现的逻辑功能是将输入的码转化成驱动发光的高低电平信号,驱动显示出不同的十进制数字符,下面来讨论显示译码器的组成。因显示译码器可以驱动显示出这十个数字字符,十个数字字符对应十种高低电平的组合状态,要描述这十种高低电平的组合状态必须用位二进制数,根据发光的特点可得描述显示译码器逻辑功能的真值表如表所示。表显示译码器逻辑功能真值表第二章单元电路的设计和总体分析毫秒信号的发生电路由第章知道,毫秒信号发生电路由组成的多谐振荡器。需要的芯片有,还有电阻电容。下面来讨论这些器件是怎样产生秒信号的。下图为其电路图图用定时器设计的多谐振荡器振荡电路是数字秒表的核心部分,电容充放电的速度决定了电路的振荡频率决定了多谐振荡器的周期,即决定了形成的方波的频率利用闭合回路中的扰与自激,采用这样点接地法的电路,工作较稳定,不易自激。总地线必须严格按高频中频低频级级地按弱电到强电的顺序排列原则,切不可随便乱接,级与级间宁肯可接线长点,也要遵守这规定。特别是变频头再生头调频头的接地线安排要求更为严格,如有不当就会产生自激以致无法工作。调频头等高频电路常采用大面积包围式地线,以保证有良好的屏蔽效果。强电流引线公共地线,功放电源引线等应尽可能宽些,以降低布线电阻及其电压降,可减小寄生耦合而产生的自激。四印刷板图设计中应注意的几点布线方向从焊接面看,元件的排列方位尽可能保持与原理图相致,布线方向最好与电路图走线方向相致,因生产过程中通常需要在焊接面进行各种参数的检测,故这样做便于生产中的检查,调试及检修注指在满足电路性能及整机安装与面板布局要求的前提下。
1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。
2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。
3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。
4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。
5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。